關於我們
Hsinchu, Taiwan
關於 VLSIShuttle
VLSIShuttle 位於台灣新竹科學園區,專注於 Netlist-to-GDSII implementation 與 tapeout coordination。我們強調的是 execution responsibility,而非片段式服務 — 從 backend implementation 到 tapeout 交付,由單一團隊負責。
Execution Focus
從 netlist handoff 到 foundry-accepted GDS,一個專責 backend 團隊全程負責。Timing closure、DFT integration、physical verification 與 tapeout coordination — 端到端執行,不分散外包。
Engineering Capabilities
Backend Implementation Track Record
30+ tapeout deliveries,涵蓋通訊、sensor、power management 及 IoT 領域。製程覆蓋 180nm 至 22nm,包括 TSMC、SMIC、UMC 及 Tower。
資深工程團隊
30+ 工程師,12 名核心成員擁有 15 年以上 DFT 與 physical implementation 經驗,來自 HiSilicon、AMD、NVIDIA、VeriSilicon。
完整 Backend Scope
RTL-to-GDS execution,包含 floorplanning、place and route、multi-corner signoff、DRC/LVS closure 及 foundry submission package preparation。
DFT & Signoff Depth
15+ 年複雜 mixed-signal 與 digital design 的 DFT integration 及 signoff 經驗。STA、IR/EM 及 physical verification 均由內部團隊完成。
Technical Depth
DFT Integration & Test
Scan chain insertion、ATPG pattern generation、BIST integration 及 test coverage analysis,支援複雜 digital 與 mixed-signal design。
Physical Implementation
Floorplanning、place and route(Cadence Innovus / Synopsys ICC2)、clock tree synthesis 及跨 process node 的 multi-corner timing closure。
STA & IR Analysis
Multi-corner multi-mode static timing analysis、OCV derating、IR drop 及 EM validation,確保 silicon-accurate signoff。
PI & SI Analysis
高速 interface 的 power integrity 與 signal integrity analysis,確保設計穩定性及 silicon performance target 達成。
